低压差分信号 (LVDS) 收发器是一种信号发送器/接收器,它使用低电压和差分信号来获得高比特率。 LVDS 收发器驱动双绞铜线,成本低且非常常见。差分信号因其对外部电噪声和浪涌的高抗扰性而成为首选。
LVDS 收发器的用途是通过可靠的数据通信链路互连电路或设备。如果没有 LVDS 收发器,替代解决方案可能会更昂贵或使用起来更复杂。典型的 LVDS 收发器可以将高速串行线路甚至并行总线传送到 49 英尺 (15 m) 以外的其他位置。 LVDS 是多种数据通信标准使用的系统,例如电信工业协会/电子工业联盟-644 (TIA/EIA-644)。
拿着一本书的女人当数字布线长度为应用程序限制了数据速度。非差分信号对于短长度数据连接非常常见。在该方案中,数字电压范围从 0 到约 +5 伏直流电 (VDC)。低速并行数据电缆用于打印机的长度可能限制为 39.4 英寸(1 m),但当数据线较长时,"电"电容较高,高电容会增加信号上升和下降时间,从而导致数据速度有限。 LVDS 通过使用电流驱动发送器来补偿数据线中的大部分电容,从而解决了电容限制。
差分模式接收器输入端的电压差,小于1V,主要体现了LVDS收发器的高速特性。在更短的时间内减少电流如果所需的电压变化较低,则需要在每次数据位反转时反转电压差。由于接收器输入始终小于 1 V 的差异,因此大大简化了针对外部源电压浪涌的保护电路。
选择 LVDS 收发器时,电路开发人员通常更喜欢集成电路 (IC) LVDS 收发器,该收发器设计用于接受单端数字信号,例如晶体管-晶体管逻辑 (TTL) 信号。单端电平是单极性,例如 0 V 和 +5 VDC。当 TTL 总线必须连接到几米以外时,可以使用并行到串行到并行 (PSP) IC。例如,当发送和接收8位总线时,向PSP施加大约是数据总线时钟速率八倍的时钟信号。 LVDS 收发器串行连接器不需要超过 8 个引脚的连接器,只需要一两个双向数据线对。其他,取决于设计。








